Site Home   Archive Home   FAQ Home   How to search the Archive   How to Navigate the Archive   
Compare FPGA features and resources   

Threads starting:
1994JulAugSepOctNovDec1994
1995JanFebMarAprMayJunJulAugSepOctNovDec1995
1996JanFebMarAprMayJunJulAugSepOctNovDec1996
1997JanFebMarAprMayJunJulAugSepOctNovDec1997
1998JanFebMarAprMayJunJulAugSepOctNovDec1998
1999JanFebMarAprMayJunJulAugSepOctNovDec1999
2000JanFebMarAprMayJunJulAugSepOctNovDec2000
2001JanFebMarAprMayJunJulAugSepOctNovDec2001
2002JanFebMarAprMayJunJulAugSepOctNovDec2002
2003JanFebMarAprMayJunJulAugSepOctNovDec2003
2004JanFebMarAprMayJunJulAugSepOctNovDec2004
2005JanFebMarAprMayJunJulAugSepOctNovDec2005
2006JanFebMarAprMayJunJulAugSepOctNovDec2006
2007JanFebMarAprMayJunJulAugSepOctNovDec2007
2008JanFebMarAprMayJunJulAugSepOctNovDec2008
2009JanFebMarAprMayJunJulAugSepOctNovDec2009
2010JanFebMarAprMayJunJulAugSepOctNovDec2010
2011JanFebMarAprMayJunJulAugSepOctNovDec2011
2012JanFebMarAprMayJunJulAugSepOctNovDec2012
2013JanFebMarAprMayJunJulAugSepOctNovDec2013
2014JanFebMarAprMayJunJulAugSepOctNovDec2014
2015JanFebMarAprMayJunJulAugSepOctNovDec2015
2016JanFebMarAprMayJunJulAugSepOctNovDec2016
2017JanFebMarApr2017

Authors:A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

Custom Search

Messages from 17975

Article: 17975
Subject: Re: Loadable arithmetic in Virtex
From: husby@fnal.gov (Don Husby)
Date: Mon, 20 Sep 1999 13:32:21 GMT
Links: << >>  << T >>  << A >>
Lucent's Orca chips excel at loadable arithmatic. They have a
separate muxed input to the registers that can select either
the LUT or a dedicated input.

Also note that you could use the multiplier submode to implement
the function you specified:

   sum <= a + load*b

So with the Lucent PFU you could do dual-loadable arithmetic:

   Sum <= c when load1 else  (a + load2 * b);



--
Don Husby <husby@fnal.gov>             http://www-ese.fnal.gov/people/husby
Fermi National Accelerator Lab                          Phone: 630-840-3668
Batavia, IL 60510                                         Fax: 630-840-5406
Article: 17976
Subject: Re: Programming Spartan XL
From: Brian Boorman <XZY.bboorman@harris.com>
Date: Mon, 20 Sep 1999 11:34:56 -0400
Links: << >>  << T >>  << A >>
Drotos Daniel wrote:
<snip> 
> Hi,
> 
> I'm trying to configure a Spartan chip (XCS20XL-PQ208) and it doesn't
> work. I'm using slave mode, generating 640ns wide CCLK pulses and
> about 16usec between them. I've checked DOUT, it is OK.
<snip> 

Go to the Xilinx On-Line Configuration Problem Solver:

http://www.support.xilinx.com/support/techsup/journals/config/cps.htm

Answer the questions one-by-one and you should find your problem.
-- 
Brian C. Boorman
Harris RF Communications
Rochester, NY 14610
XYZ.bboorman@harris.com
<Remove the XYZ. for valid address>
Article: 17977
Subject: Maxplus+II and constraints on a MAX9000 chip
From: Jean-francois Hasson <jfhasson@club-internet.fr>
Date: Mon, 20 Sep 1999 17:45:57 +0200
Links: << >>  << T >>  << A >>
Il s'agit d'un message multivolet au format MIME.
--------------DCC4418326E10BAE380DF5D7
Content-Type: text/plain; charset=us-ascii
Content-Transfer-Encoding: 7bit

Hi,

I am working on a MAX9000 chip, my design has a 25 MHz clock and I use
both rising and falling edge of this clock. Is there a way to specify a
constraint using Maxplus+II that would concern the time required for a
rising to falling path or a falling to rising path ?

Thanks in advance.

J.F.




--------------DCC4418326E10BAE380DF5D7
Content-Type: text/x-vcard; charset=us-ascii; name="vcard.vcf"
Content-Transfer-Encoding: 7bit
Content-Description: Carte pour Jean-francois Hasson
Content-Disposition: attachment; filename="vcard.vcf"

begin:          vcard
fn:             Jean-francois Hasson
n:              Hasson;Jean-francois
org:            Thomson CSF DETEXIS
email;internet: jfhasson@club-internet.fr
title:          Ingenieur electronicien
x-mozilla-cpt:  ;0
x-mozilla-html: FALSE
version:        2.1
end:            vcard


--------------DCC4418326E10BAE380DF5D7--

Article: 17978
Subject: Re: Problems with Lattice download
From: Armin Mueller <ual6@rz.uni-karlsruhe.de>
Date: Mon, 20 Sep 1999 18:03:48 +0200
Links: << >>  << T >>  << A >>

Derren Crome wrote:
> As far as I know all security protection has been disabled.

Obviously not. Check all source code, graphic design files
and the default setup.

In the fitting report you should read that the protection
fuse is "off"

Armin
Article: 17979
Subject: Back engineer xc3000
From: thomas.morrow@gecm.com (tom morrow)
Date: 20 Sep 1999 17:11:01 GMT
Links: << >>  << T >>  << A >>
Does anyone know how to back engineer for a Xilinx XC3190A and 
what tools I can use? The only files I have are the serial PROM 
data and a .lca file. 

Article: 17980
Subject: test
From: "A Benkrid" <A.Benkrid@qub.ac.uk>
Date: Mon, 20 Sep 1999 18:56:07 +0100
Links: << >>  << T >>  << A >>



Article: 17981
Subject: Re: Programming Spartan XL
From: Peter Alfke <peter@xilinx.com>
Date: Mon, 20 Sep 1999 11:29:16 -0700
Links: << >>  << T >>  << A >>
Make sure you give it enough CCLK pulses. You may be stopping too early
because you might have started too early, before the chip was ready.

Peter Alfke, Xilinx Applications

Brian Boorman wrote:

> Drotos Daniel wrote:
> <snip>
> > Hi,
> >
> > I'm trying to configure a Spartan chip (XCS20XL-PQ208) and it doesn't
> > work. I'm using slave mode, generating 640ns wide CCLK pulses and
> > about 16usec between them. I've checked DOUT, it is OK.
> <snip>
>
> Go to the Xilinx On-Line Configuration Problem Solver:
>
> http://www.support.xilinx.com/support/techsup/journals/config/cps.htm
>
> Answer the questions one-by-one and you should find your problem.
> --
> Brian C. Boorman
> Harris RF Communications
> Rochester, NY 14610
> XYZ.bboorman@harris.com
> <Remove the XYZ. for valid address>

Article: 17982
Subject: Re: Problems with Lattice download
From: "John Cain" <jjcain@goodnet.com>
Date: Mon, 20 Sep 1999 18:45:31 GMT
Links: << >>  << T >>  << A >>
Derrin

I have used the Lattice 10xx-20xx for years in UP & high Speed DSP
applications. The Lattice Devices are easy to use but the ISP programming
pod
has one minor limitation. Its cable length is limited to that of the cable
only. If you
extend your parallel port length with a cable, programming errors will occur
as you
described.

A second problem is the enable bypass capacitor normally on pin 4 of the ISP
connector. This cap is specified at 0.01uf  but the signal is still affected
by noise. I
use 0.05 - 0.1uf. Check your VCC bypass capacitors as well. I use 4 - 0.22uf
per
chip.

This should take care of your problem.

John Cain, Power Processing, Inc.  Phoenix, AZ    jjcain@goodnet.com
Electronic Development from Concept to Product
Derren Crome wrote in message <7s54c1$28f$1@trog.dera.gov.uk>...
>Hi all,
>
>I have just started using the lattice PLD development system and seem to be
>having problems dowloading to a LSI device.
>
>The software (ISP Daisy Chain Download Version 7.0)  is able to detect the
>PLD device id, and can erase the device.  However when I try and download a
>JEDEC file it complains (after a few seconds) that security is enabled so
>cannot verify download.  As far as I know all security protection has been
>disabled.
>
>Any ideas,
>
>Thanks
>
>Derren Crome
>
>
>
>


Article: 17983
Subject: Re: Back engineer xc3000
From: "Austin Franklin" <austin@dark88room.com>
Date: 21 Sep 1999 03:25:21 GMT
Links: << >>  << T >>  << A >>
The most useful file is the .lca file, if it is fully placed and routed. 
You can create a schematic from it (though nasty because of size) by doing
lca2xnf and then xnf2wir, which will create a Viewlogic flat schematic.  Or
if you need to make minor changes you can just read it in to XACT, or the
new version of this program, and make the changes you need....


> tom morrow <thomas.morrow@gecm.coms> wrote in article
<37e65c95@pull.gecm.com >...
> Does anyone know how to back engineer for a Xilinx XC3190A and 
> what tools I can use? The only files I have are the serial PROM 
> data and a .lca file. 
> 
> 
Article: 17984
Subject: Gane dinero ya !!
From: CLAUDIO DROGUETT <imprevit@chilesat.net>
Date: Tue, 21 Sep 1999 00:41:21 -0300
Links: << >>  << T >>  << A >>
PUEDES GANAR DINERO $$$ DESDE TU CASA !! GANANCIA ASEGURADA !! ANTES QUE
NADA IMPRIME O GUARDA ESTE MENSAJE PARA LEERLO CON TRANQUILIDAD!!!!
Hola: Hace unos días que estoy buscando la forma de ganar dinero extra
en Internet, recorriendo grupos de noticias, tablones, avisos
clasificados... En todos estos lugares encuentro mensajes como el que
reproduzco más abajo. Me quedé pensando: Es simplemente una cadena, Esto
es un engaño...pero ¿y si funciona?. Esto no es algo nuevo, ya se hace
desde décadas y no sé de nadie que haya hecho dínero...pero esto es
totalmente distinto.... es muy simple... ¿Y si funciona?. Pensándolo
bien es un verdadero trabajo... ¿Y SI FUNCIONA?...Al final me decidí y
acá estoy. Si tu también te decidiste o estas dudando, sigue leyendo. No
creas que va a ser fácil, es necesario colocar este mensaje en todos los
lugares que se te ocurra publicarlo, news, tablones, avisos
clasificados, etc. cuando mayor sea la cantidad de veces que lo repitas
mejor para ti (y para mi por supuesto) por eso te digo que es un
verdadero trabajo, te va llevar algunas horas, va a depender de tu
constancia para seguir publicando y tu habilidad para promocionarlo. La
diferencia con lo que se hacía antes con el correo tradicional es que
esta cadena no depende de cinco o diez personas a las que les llega el
mensaje, sino que es para todo el mundo, y en Internet hay miles de
personas que verán el aviso y muchas, (como yo) se van a decidir. Y por
último¿ Pensaste cuánto puedes aprender en una tarea como esta, para
aplicarla en trabajos futuros? Yo soy ahora el último de la lista que
vas a encontrar y donde vas a estar tu al repetir el mensaje, dejándome
penúltimo, te deseo suerte, ya que también parte de esta suerte va a ser
para mí. Este es el mensaje que encontré: Esto es lo que le pasó a un
amigo: "Días atrás, cuando "navegaba" por estas páginas de Noticias, así
mismo como Ud. lo esta haciendo ahora, se me apareció un artículo
similar a este que decía que uno puede ganar miles de dólares en pocas
semanas con una inversión de US$6.00!. Enseguida pensé, "Oh no! Otra
estafa mas?", pero como la mayoría de nosotros, la curiosidad pudo mas,
y seguí leyendo. Y seguía diciendo que Ud. enviará US$ 1.00 a cada uno
de los 6 nombres y direcciones mencionados en este artículo. Entonces
Ud. anota su nombre y dirección al final de la lista reemplazando al #6,
y envíe o ponga este artículo en por lo menos 200 "newsgroups",
clasificados, tablones de avisos, etc.(Hay miles de estos en todo el
mundo). Ningún truco, eso fue todo. La gran diferencia entre este
sistema y otros es que Ud. tiene una lista de 6 en vez de 5... Esto
significa que su promedio de ganancia será aproximadamente 15 veces
mayor!!! Después de pensarlo una y otra vez, y consultar con unos amigos
primero, decidí probarlo. Pensé que lo único que podría perder eran 6
estampillas y US$6.00, verdad?. Como probablemente muchos de nosotros,
estaba un poco preocupado por la legalidad de todo esto. Entonces
consulté con el Correo Central de Chile y me confirmaron que en realidad
era legal!!. Entonces invertí mis U$S6.00......IMAGINENCE QUE!!!... a
los 7 días, empecé a recibir dinero por correo!!!. Estaba sorprendido!
todavía pensaba esto terminará enseguida, y no pensé más en otra cosa.
Pero el dinero seguía llegando. En mi primera semana hice unos 20.00 a
30.00 dólares. Para el final de la segunda semana tenia hecho un total
de más de US$1,000.00!! En la tercera semana recibí más de U$S 10,000.00
y todavía sigue llegando más. Esta es mi cuarta semana y ya hice un
total de más de U$S41,000.00 y esto sigue llegando más rapidamente(mi
esposa e hijos se pasan abriendo los sobres y yo consiguiendo
"Newsgroup"). Esto se puso serio!! Todo esto realmente valió la
inversión de U$S 6.00 y 6 estampillas. Me gastaba más que esto en
sorteos y loterías!! Permítanme explicarles como funciona y lo más
importante el por qué funciona....también, Ud. asegúrese de imprimir una
copia de este artículo AHORA, para poder sacar toda la información a
medida que la necesite. El proceso es muy fácil y consiste en 3 pasos
sencillos: PASO N°. 1: Obtenga 6 hojas de papel y escriba en cada una de
ellas "FAVOR DE INCLUIRME EN SU LISTA DE CORRESPONDENCIA O E-MAIL".
Ahora consiga 6 billetes de US$1.00 dólar e introduzca cada dólar en un
sobre con la hoja de manera que el billete no se vea a través del
sobre!! Mejor ponerlo encerrado en un papel de color oscuro para
prevenir robos de correspondencia. Ahora Ud. debería tener 6 sobres
sellados y en ellos un papel con la frase mencionada, su nombre y
dirección, y un billete de US$1.00 dólar. Lo que Ud. esta haciendo con
esto es crear un "servicio" y eso hace que esto sea absolutamente
legal!! También puede mandar, el equivalente a US$1 (1 dólar). Enviar
los 6 sobres a las siguientes direcciones: #1. L. Z. BANDA APARTADO
POSTAL # 2814 MONTERREY, NUEVO LEóN, MéXICO. #2 J.L.BURGOA COSSIO
CASILLA DE CORREO # 2518 SANTA CRUZ DE LA SIERRA. BOLIVIA. #3 ANDRéS SIN
MORóN 2918 PISO 6 CP 1406 CAP. FED. BUENOS AIRES ARGENTINA #4 JUAN
CARLOS FAJARDO CALLE 91 # 64-58 APTO 11-B EDIFICIO EL TRéBOL
BARRANQUILLA-COLOMBIA #5 JUAN CARLOS CARRERA 57 # 94-52 APTO 101
EDIFICIO GROVE III BARRANQUILLA-COLOMBIA # 6 C.E.DROGUETT, CALLE
CUERNAVACA 1807 VITACURA, SANTIAGO - CHILE. PASO N°. 2: Ahora elimine el
#1 de la lista de arriba y mueva los otros nombres un número para arriba
(el #6 se convierte en #5, el #5 se convierte en #4, Etc.) y agregue SU
NOMBRE y dirección como el #6 en la lista. PASO N°. 3: Cambie todo lo
que crea conveniente de este artículo, pero trate de mantenerlo lo mas
posible cercano al original. Ahora ponga su artículo en por lo menos 200
"newsgroups"(existen más de 24,000grupos). Sólo necesita 200, pero
cuanto más veces lo ponga, más dinero le llegará!!!. Aquí van a algunas
indicaciones de como introducirse en los "newsgroups": COMO MANEJAR LOS
"NEWSGROUPS" No.1> Ud. no necesita redactar de nuevo toda esta carta
para hacer la suya propia. Solamente ponga su cursor al comienzo de esta
carta, haga click y lo deja presionando y bájelo hasta el final de la
carta y lárguelo. Toda la carta deberá estar "sombreado". Entonces,
apunte y haga click en "edit" arriba de su pantalla, aquí seleccione
"copy. Esto hará que toda la carta quede en la memoria de su
computadora. No.2> Abra un archivo "notepad"(Block de Notas) y lleve al
cursor arriba de la página en blanco. Presione "edit" y del menú
seleccione "paste". Ahora tendrá esta carta en el "notepad" y podrá
agregar su nombre y dirección en el lugar #6 siguiendo las instrucciones
de mas arriba. No.3> Grave esta carta en su nuevo archivo del notepad
como un .txt file.(Archivo de Texto). Y cada vez que quiera cambiar algo
ya lo puede hacer. PARA LOS QUE MANEJAN NETSCAPE No.4> Dentro del
programa Netscape, vaya a la "ventana" titulada :Window" y seleccione
"netscapeNews". Entonces elija del menú "Options", seleccione "Show all
Newsgroups". En segundos una lista de todos los "Newsgroups" de su
"server" aparecerá. Haga click en cualquier newsgroup. De este newsgroup
haga click debajo de "TO NEWS", el cual debería estar arriba, en el
extremo izquierdo de la página de newsgroups. Esto le llevará a la caja
de mensajes. No.5> Llene este espacio. Este será el título que verán
todos cuando recorran por la lista de un grupo en particular. No.6>
Marque el contenido completo del .txt file y copie usando la misma
técnica anterior. Regrese al Newsgroup "TO NEWS" y Ud. Esta creando y
empastando esta carta dentro de su programa o "posting". No.7> Presione
"send" que está en la parte superior izquierda. y ud. ha finalizado con
su primero!...congratulaciones!!! . los que usan internet explorer PASO
No. 4: Vaya al Newsgroups y seleccione "Post an Article". O en
Clasificados seleccione "poner un Anuncio". O en los Foros de Discusión,
etc. PASO No. 5: Copie el artículo del notepad y péguelo en el lugar del
texto que va a enviar o anunciar. Utilice la misma técnica anterior.
PASO No.6: Presione el botón "Post", "Enviar" o "Poner", etc.. ES TODO!.
Todo lo que tiene que hacer es meterse en diferentes "Newsgroups" y
empastarlos, cuando ya tenga práctica, solo le tomará unos 30 segundos
por cada newsgroup! **RECUERDE, CUANTOS MAS NEWSGROUPS CONSIGA, MAS
RESPUESTAS (Y DINERO) RECIBIRA!! PERO DEBE ENTRAR EN POR LO MENOS 200**
YA ESTA!!!.... Ud. estará recibiendo dinero de todo e l m u n d o, de
lugares que ni conoce y en unos pocos días!. Eventualmente querrá rentar
un P.O.Box por la cantidad de sobres que irá recibiendo. Si prefiere
usar sobrenombres, puede crear un nombre toda vez que el cartero
entregue donde debe. **ASEGURESE DE QUE TODAS LAS DIRECCIONES ESTEN
CORRECTAS Ahora el POR QUE de todo esto: De 200 enviados, digamos que
recibo solo 5 respuestas (bajísimo ejemplo). Entonces hiceUS$5.00 con mi
nombre en la posición #6 de esta carta. Ahora, cada uno de las 5
personas que ya me enviaron los US$1.00 también hacen un mínimo 200
newsgroups, cada uno con mi nombre en el #5 de la lista y solo responden
5 personas a cada uno de los 5 originales, esto hace US$25.00 mas que yo
recibo, ahora estas 25 personas pone un mínimo de 200 Newsgroups con mi
nombre en el #4 y solo se recibe 5 respuesta de cada uno. Estaría
haciendo otros US$125.00 adicionales. Ahora esta 125 personas ponen sus
mínimo de 200 grupos con mi nombre en el #3 y solo recibe 5 respuestas
cada una, yo recibo un adicional de U$S625.00!. OK, aquí esta la parte
mas divertida, cada una de estas 625 personas ponen sus cartas en otros
200 grupos con mi nombre en el #2 y cada una recibe solo 5 respuestas,
esto hace que yo reciba US$3,125.00!!!. Estas 3,125 personas enviarán
este mensaje a un mínimo de 200 Newsgroups con mi nombre en el #1 y si
solo 5 personas responden de los 200 grupos, estaré recibiendo
US$15,625.00!!. De una inversión original de US$6.00!! mas estampillas.
FABULOSO! Y como dije antes, que sólo 5 personas respondan es bajo el
promedio, lo real sería 20 o 30 personas!. Asi es que calculemos con un
promedio más real. Si solo 15 personas responden, esto hace: en la #6
US$15.00 en la #5 US$225.00 en la #4 US$3,375.00 en la #3 US$50,625.00
en la #2 US$759,375.00 en la #1 US$11,390,625.00 .....si, mas de ONCE
MILLONES DE DOLARES!!! Una vez que su nombre ya no esta en la lista,
saque el último anuncio del Newsgroup y envíe otros US$6.00 a los
nombres en esa lista, poniendo su nombre en el #6 y repetir todo el
proceso. Y empezar a ponerlos en los Newsgroups otra vez. Lo que debe
recordar es que miles de personas mas, en todo el mundo, se conectan al
Internet cada día y leerán estos artículos todos los días como USTED Y
YO LO HACEMOS!!!. Así que creo nadie tendría problemas en invertir
US$6.00 y ver si realmente esto funciona. Algunas personas llegan a
pensar..."y si nadie decide contestarme?" Que!! Cuál es la chance de que
esto pasé cuando hay miles y miles de personas honestas (que como
nosotros) buscan una manera de tener independencia financiera y pagar
cuentas!!!., y estan dispuestas a tratar. "No hay peor lucha que la que
no se hace". Se estima que existen de 20,000 a 50.000 nuevos usuarios
TODOS LOS DIAS! (en todo el mundo) otro sistema para comunicarse es
consiguiendo e-mail de personas particulares, debe ser por lo menos 200
direcciones, y esto tiene una efectividad de minimo 5% al 15%. si solo
buscan personas que hablan en espaÑol, vayan a un proveedor de e-mails e
impriman un apellido latino y ya. Recuerde de hacerlo esto en forma
CORRECTA , LIMPIA Y HONESTAMENTE y funcionará con toda seguridad.
Solamente tiene que ser honesto. Asegúrese de imprimir este artículo
AHORA, Trate de mantener la lista de todos los que les envían dinero y
siempre fíjese en los Newsgroups y vea si todos están participando
limpiamente. Recuerde, HONESTIDAD ES EL MEJOR METODO. No necesitas hacer
trucos con la idea básica de hacer dinero en esto! BENDICIONES PARA
TODOS, y suerte, juguemos limpio y aprovechemos esta hermosa oportunidad
de hacer toneladas de dinero con internet. Dicho sea de paso, si Ud.
defrauda a las personas poniendo mensajes con su nombre y no envía
ningún dinero a los demás en esa lista, Ud. recibirá casi NADA!. He
conversado con personas que conocieron a otras que hicieron eso y no
llegaron a cbtener nada. Algunos decidieron probar otra vez, haciendo
correctamente, y en 4 a 5 semanas recibieron más de $10.000. Esta es la
más limpia y honesta manera de compartir fortuna que yo jamás haya
visto, sin costarnos mucho, excepto un poco de tiempo. El TIEMPO ES
IMPORTANTE!, no dejar pasar mas de 7 días del momento que vea este
artículo!. También puede conseguir lista de E-MAIL para extra dólares.
Sigamos todos las reglas del negocio! Recuerde mencionar estas ganancias
extras en sus declaraciones de impuestos. Gracias y BENDICIONES A
TODOS!!.. Nombre: C.E.Droguett E: Mail: imprevit@chilesat.net Teléfono:
(56-2) 2181653
------------------------------------------------------------------------------
Article: 17985
Subject: FS: New Altera MAX+Plus II Magnum $1200
From: fidonews2@my-deja.com
Date: Tue, 21 Sep 1999 07:35:09 GMT
Links: << >>  << T >>  << A >>
I'm selling a full Altera MAX+Plus II package, V9.01. It's new and
still sealed (I never used it).  This package is their "Magnum" product
which supports full VHDL.  Great for DSP design.  Includes manual,
CD-ROM and dongle.  Doesn’t include maintainance.  I will transfer
registration to you upon purchase.  Originally $7000, will sacrifice
for $1200 including shipping.

- Chris


Sent via Deja.com http://www.deja.com/
Share what you know. Learn what you don't.
Article: 17986
Subject: ORCA-Defaults for PCI-Configuration registers
From: Lorenz Schelling <lorenz.schelling@gmx.net>
Date: Tue, 21 Sep 1999 09:46:53 +0200
Links: << >>  << T >>  << A >>
Hi,

I'm working with the ORCA-FPGA device. This FPGA has a built in
PCI-Core. The default values of the ORCAs PCI-Configuration register
doesn't correspond with my needs. 

The Problem occurs because the BIOS checks the
PCI-configuration-registers during the "power on self test" (POST) and
sets the PCI-controllers interrupt routing registers.

My FPGA-application needs an interrupt routine. But the BIOS checks the
PCI-command register for the Master-Bit and the interrupt register for
the value 1. The default configuration of the ORCA-PCI-core has no
Master-Bit set and the PCI-controller is not  configured for an
interrupt.

(Until now I have set the PCI-configuration registers in the drivers
init-routine. That worked fine for the command register and the
BAR-registers!)

I don't want to use a serial EEPROM for FPGA configuration because that
would cause a redesign of the PCI board...

Has anybody an idea how to solve this problem?

Thanks for any help
Lorenz
Article: 17987
Subject: Re: Xilinx XC4005E
From: David Newman <celaban@yahoo.com>
Date: Tue, 21 Sep 1999 11:13:16 +0300
Links: << >>  << T >>  << A >>
Hi Greg,

A  decryption/encryption core can be found at :

http://www.free-ip.com/DES/index.htm

Good luck,

David.

Greg Neff wrote:

> In article <37E14ECE.67F75FC3@webspan.net>,
>   ahdiii@webspan.net wrote:
> > I was recently given 5 of these my a friend.  What do I need to learn
> and get to
> > program these?  All I have are the chips.  I'd like to build a DES
> cracker out
> > of the five chips for a science project that shows how the government
> is holding
> > back our crytography technology by keeping the strength of exportable
> crypto
> > limited.  Is it possible to put all 5 of these processors in parallel
> and have
> > them crunch away?  How would I program them, and in what language?
> Where can I
> > learn?  Any tutorails or books I could get?  My friend used to work
> at Xilinx
> > and National Semiconductor.  He said that he'd try to get me some
> more stuff if
> > I need it, such as the programming software.  I have stacks of books
> from Xilinx
> > on their chips, but I don't understand a word in them.  Please give
> me resources
> > and/or help.
> >
> >                                       Thanks,
> >                                       Art Dardia
> >
>
> Check the Xilinx Foundations base software package, I think it's only a
> couple of hundred dollars.  www.xilinx.com
>
> --
> Greg Neff
> VP Engineering
> *Microsym* Computers Inc.
> greg@guesswhichwordgoeshere.com
>
> Sent via Deja.com http://www.deja.com/
> Share what you know. Learn what you don't.

Article: 17988
Subject: FPGA Compiler II/FPGA Express User's Manual
From: Mahboob Ahmed <m.ahmed@ieee.org>
Date: Tue, 21 Sep 1999 09:28:10 GMT
Links: << >>  << T >>  << A >>
Hi,
   I need FPGA Compiler II/FPGA Express User's Manual, because I am new
to FPGA synthsis by these tools. Please, if anybody got it (PDF file or
in any other format), then please send it to me, or tell me where to get
it. I really need it urgently. Any response would be highly appreciated.

Mahboob Ahmed




Sent via Deja.com http://www.deja.com/
Share what you know. Learn what you don't.
Article: 17989
Subject: FPGA Compiler II/FPGA Express User's Manual
From: Mahboob Ahmed <m.ahmed@ieee.org>
Date: Tue, 21 Sep 1999 09:28:15 GMT
Links: << >>  << T >>  << A >>
Hi,
   I need FPGA Compiler II/FPGA Express User's Manual, because I am new
to FPGA synthsis by these tools. Please, if anybody got it (PDF file or
in any other format), then please send it to me, or tell me where to get
it. I really need it urgently. Any response would be highly appreciated.

Mahboob Ahmed




Sent via Deja.com http://www.deja.com/
Share what you know. Learn what you don't.
Article: 17990
Subject: Re: Back engineer xc3000
From: Heinrich Fonfara <fonfarah@ibmt.fhg.de>
Date: Tue, 21 Sep 1999 12:08:19 +0200
Links: << >>  << T >>  << A >>


tom morrow wrote:

> Does anyone know how to back engineer for a Xilinx XC3190A and
> what tools I can use? The only files I have are the serial PROM
> data and a .lca file.

  It`s also possible to use LCA2NCD tool from Xilinx M1. This requires a
small modification  in your .lca file, if it is an older one. You must
change the part type in the file haeder to a type that is actually
supported e.g. XC3190APC84, the same for the speed, e.g. -4.
So you can use the generated .ncd file with the LCA-editor EPIC from the
new software generation.

good luck

Heinrich Fonfara
Fraunhofer  IBMT
Ensheimer Str. 48
66386 St. Ingbert

Tel.: 06894/980-212
Fax.: 06894/980-400

Article: 17991
Subject: Re: test
From: Christian Mautner <cmautner@frequentis.com>
Date: 21 Sep 1999 15:16:34 +0200
Links: << >>  << T >>  << A >>
brainier@excite.com (hernan saab) writes:

> test

test.

Article: 17992
Subject: Re: [Q] simple Queue implementation with external RAM
From: Ray Andraka <randraka@ids.net>
Date: Tue, 21 Sep 1999 09:26:48 -0400
Links: << >>  << T >>  << A >>
I'm not sure what you would do with "example source".  The FPGA source
is a digital logic circuit specifically designed for the application.
The FPGA is simply a medium in which to realize the digital circuit.  To
be successful with FPGA design you need to have a background in digital
logic design.

Ha Young Youl wrote:

> I hava project to implement PC add-on card with FPGA.
> My target OS is windows NT.
> Real time response can't be garanteed by OS.
> so I will design FPGA with queue.
> Where can I get  an sample source or an similar applicatoin in FPGA.
>
> thanks for reading.



--
-Ray Andraka, P.E.
President, the Andraka Consulting Group, Inc.
401/884-7930     Fax 401/884-7950
email randraka@ids.net
http://users.ids.net/~randraka


Article: 17993
Subject: Free Hardware "CPLD board"
From: Jamil Khaib <jamil.khatib@pemail.net>
Date: Tue, 21 Sep 1999 16:56:39 +0200
Links: << >>  << T >>  << A >>
Hi,
Have you ever imagined that you could build hardware with ZERO design
cost?
Do you want to test your digital designs?
Do you want to have your own CPLD prototyping board?

You can check our project at
http://www.openip.org/oc/projects/board/board.html

The design is available for free under the openip license. It is based
on free and only free software tools and design methodology.

The site contailn links to lot of free EDA tools

for more information about the openip organization you can visit our
site at
http://www.openip.org
or contact our mailing list at openip@egroups.com or
http://www.egroups.com/group/openip/ on the web


Please give us your comment on the design itself and the methodology we
are using

Thanks
Jamil Khatib
khatib@openip.org
OpenIP Organization
http://www.openip.org



Article: 17994
Subject: Vertex Select I/O
From: "Steve Kinkead" <stevek@cts.com>
Date: Tue, 21 Sep 1999 11:33:01 -0700
Links: << >>  << T >>  << A >>
I am using the Select I/O feature in a Xilinx Vertex device to configure
my outputs to 3.3v PCI.  In my .ucf constraint file I specify each I/O
to be PCI using the following:

NET "nFrame" IOSTANDARD = PCI33_3;

But, the place and route software seems to ignore the contraint and sets
all the I/O to be LVTTL.

I created the design using Verilog and have not hand-instantiated any I/O
cells
except for the clock buffers in the clock dlls.   A Xilinx app note says
that
if you hand-instantiate any I/O cells you must hand-instantiate all of them
due to a limitation with FPGA Express.

Anyone found a work-around?
--
==============================================
Steve Kinkead                              5951 Seacrest View Rd
Infinite Logic, LLC                         San Diego, CA 92121
Hardware Design Consulting         (858) 638-1457
stevek@cts.com                           (858) 638-0998 : FAX



Article: 17995
Subject: [Q] simple Queue implementation with external RAM
From: "Ha Young Youl" <hayy@naracontrols.co.kr>
Date: Wed, 22 Sep 1999 06:38:40 +0900
Links: << >>  << T >>  << A >>
I hava project to implement PC add-on card with FPGA.
My target OS is windows NT.
Real time response can't be garanteed by OS.
so I will design FPGA with queue.
Where can I get  an sample source or an similar applicatoin in FPGA.

thanks for reading.




Article: 17996
Subject: Re: FPGA Compiler II/FPGA Express User's Manual
From: rajesh52@hotmail.com
Date: Wed, 22 Sep 1999 00:22:04 GMT
Links: << >>  << T >>  << A >>
Visit Synopsys website

http://www.synopsys.com/products/fpga/fpga_techinfo.html

You will get what you desire.

Rajesh Bawankule

Verilog FAQ: http://www.angelfire.com/in/verilogfaq/index.html
Verilog Page: http://www.angelfire.com/in/rajesh52/verilog.html


In article <7s7j31$rh$1@nnrp1.deja.com>,
  Mahboob Ahmed <m.ahmed@ieee.org> wrote:
> Hi,
>    I need FPGA Compiler II/FPGA Express User's Manual, because I am
new
> to FPGA synthsis by these tools. Please, if anybody got it (PDF file
or
> in any other format), then please send it to me, or tell me where to
get
> it. I really need it urgently. Any response would be highly
appreciated.
>
> Mahboob Ahmed
>
> Sent via Deja.com http://www.deja.com/
> Share what you know. Learn what you don't.
>


Sent via Deja.com http://www.deja.com/
Share what you know. Learn what you don't.
Article: 17997
Subject: Re: xilinx v2.1i
From: Chandramohan Sateesh <sateesh@spsda.com.sg>
Date: Wed, 22 Sep 1999 08:33:04 +0800
Links: << >>  << T >>  << A >>
It is available right now

Regards
Sateesh

Yekta Ayduk wrote:

> Does anybody know when  xilinx v2.1i will be available?

Article: 17998
Subject: Re: [Q] simple Queue implementation with external RAM
From: rk <stellare@NOSPAM.erols.com>
Date: Tue, 21 Sep 1999 21:45:40 -0400
Links: << >>  << T >>  << A >>
Ha Young Youl wrote:

> I hava project to implement PC add-on card with FPGA.
> My target OS is windows NT.
> Real time response can't be garanteed by OS.
> so I will design FPGA with queue.
> Where can I get  an sample source or an similar applicatoin in FPGA.
>
> thanks for reading.

of course, please read ray's comments.

another approach is to do it in hardware.  by "queue" i suppose you mean
fifo to buffer the data.  you can get fpga's with memories on them
without needing any sourse.  the a42mx and a32dx series (certain models
only, i.e., a42mx36) have ram built in and comes with software that will
generate the logic to make it into a fifo, for example, in a size (depth
x width) that you specify on a form.   the quicklogic guys have (or will
have, i'm not quite as familiar with their stuff) their pci chip that
has built-in hardware fifos.  again, not that familiar with their
product, but you can go luck up their stuff and see if it will do the
job.

good luck,

rk

Article: 17999
Subject: Dual-port RAM in Apex
From: Magnus Homann <d0asta@licia.dtek.chalmers.se>
Date: 22 Sep 1999 10:18:56 +0200
Links: << >>  << T >>  << A >>

Hi,

In the new Apex device from Altera, they have some ESBs. They can be
configured to be FIFO or dual-port. However, the Altera definition of
dual-port isn't the same as mine. I would like to have two separate
ports, each capable of reading and writing. Just like Virtex... ;-)

Now, is it me that is unimaginative, or is there some way to get this kind
of RAM in an Apex device? If not, why not?

Homann
-- 
Magnus Homann, M.Sc. CS & E
d0asta@dtek.chalmers.se



Site Home   Archive Home   FAQ Home   How to search the Archive   How to Navigate the Archive   
Compare FPGA features and resources   

Threads starting:
1994JulAugSepOctNovDec1994
1995JanFebMarAprMayJunJulAugSepOctNovDec1995
1996JanFebMarAprMayJunJulAugSepOctNovDec1996
1997JanFebMarAprMayJunJulAugSepOctNovDec1997
1998JanFebMarAprMayJunJulAugSepOctNovDec1998
1999JanFebMarAprMayJunJulAugSepOctNovDec1999
2000JanFebMarAprMayJunJulAugSepOctNovDec2000
2001JanFebMarAprMayJunJulAugSepOctNovDec2001
2002JanFebMarAprMayJunJulAugSepOctNovDec2002
2003JanFebMarAprMayJunJulAugSepOctNovDec2003
2004JanFebMarAprMayJunJulAugSepOctNovDec2004
2005JanFebMarAprMayJunJulAugSepOctNovDec2005
2006JanFebMarAprMayJunJulAugSepOctNovDec2006
2007JanFebMarAprMayJunJulAugSepOctNovDec2007
2008JanFebMarAprMayJunJulAugSepOctNovDec2008
2009JanFebMarAprMayJunJulAugSepOctNovDec2009
2010JanFebMarAprMayJunJulAugSepOctNovDec2010
2011JanFebMarAprMayJunJulAugSepOctNovDec2011
2012JanFebMarAprMayJunJulAugSepOctNovDec2012
2013JanFebMarAprMayJunJulAugSepOctNovDec2013
2014JanFebMarAprMayJunJulAugSepOctNovDec2014
2015JanFebMarAprMayJunJulAugSepOctNovDec2015
2016JanFebMarAprMayJunJulAugSepOctNovDec2016
2017JanFebMarApr2017

Authors:A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

Custom Search